

## 计算机组成原理

第六章 中央处理器

6.9 硬布线控制器设计 (2)

#### 1 单总线结构CPU控制信号表

| 节拍        | 控制信号(4 cycles)                                                                |  |  |  |
|-----------|-------------------------------------------------------------------------------|--|--|--|
| T1        | S <sub>0</sub> PC <sub>out</sub> , AR <sub>in</sub> , X <sub>in</sub>         |  |  |  |
| <b>T2</b> | +1, Read                                                                      |  |  |  |
| <b>T3</b> | S <sub>2</sub> Z <sub>out</sub> , PC <sub>in</sub> , DRE <sub>in</sub> , Read |  |  |  |
| <b>T4</b> | S <sub>3</sub> DR <sub>out</sub> , IR <sub>in</sub>                           |  |  |  |

- 定长指令周期: 传统三级时序
  - ◆2个机器周期,8个时钟周期、慢、设计简单
- 变长指令周期: 现代时序
  - ◆ 时钟周期数可变,快,设计复杂

| 节拍        | LOAD (4 cycles)                                     | MOVE (1 cycles)                                     | ADD (3 cycles)                                      | STORE (3 cycles)                                     | JMP (1 cycles)                                       |
|-----------|-----------------------------------------------------|-----------------------------------------------------|-----------------------------------------------------|------------------------------------------------------|------------------------------------------------------|
| <b>T5</b> | S <sub>4</sub> IR <sub>out</sub> , AR <sub>in</sub> | S <sub>8</sub> IR <sub>out</sub> , R1 <sub>in</sub> | S <sub>9</sub> RO <sub>out</sub> , X <sub>in</sub>  | S <sub>12</sub> R2 <sub>out</sub> , AR <sub>in</sub> | S <sub>15</sub> IR <sub>out</sub> , PC <sub>in</sub> |
| <b>T6</b> | S <sub>5</sub> Read                                 |                                                     | S <sub>10</sub> R1 <sub>out</sub> , ADD             | S <sub>13</sub> RO <sub>out</sub> , DR <sub>in</sub> |                                                      |
| <b>T7</b> | S <sub>6</sub> DRE <sub>in</sub> , Read             |                                                     | S <sub>11</sub> Z <sub>out</sub> , RO <sub>in</sub> | S <sub>14</sub> DRE <sub>out</sub> , Write           |                                                      |
| <b>T8</b> | S <sub>7</sub> DR <sub>out</sub> , R0 <sub>in</sub> |                                                     |                                                     |                                                      |                                                      |

### 6.5 指令周期

2 现代时序系统



#### 6.9 硬布线控制器设计 (2)



| 现态        | LOAD | MOVE | ADD | STORE | JMP | 次态        |
|-----------|------|------|-----|-------|-----|-----------|
| <b>S0</b> | X    | X    | X   | X     | X   | <b>S1</b> |
| <b>S1</b> | X    | X    | X   | X     | X   | <b>S2</b> |

#### 6.9 硬布线控制器设计 (2)



#### 有限状态机真值表

|          | 现态        | LOAD | MOVE | ADD | STORE | JMP | 次态         |
|----------|-----------|------|------|-----|-------|-----|------------|
| 取指令周期状态  | <b>S0</b> | X    | X    | X   | X     | X   | <b>S1</b>  |
|          | <b>S1</b> | X    | X    | X   | X     | X   | <b>S2</b>  |
|          | <b>S2</b> | X    | X    | X   | X     | X   | <b>S3</b>  |
|          | <b>S3</b> | 1    |      |     |       |     | <b>S4</b>  |
| 周期       | <b>S3</b> |      | 1    |     |       |     | <b>S8</b>  |
| <b>双</b> | <b>S3</b> |      |      | 1   |       |     | <b>S9</b>  |
| 态        | <b>S3</b> |      |      |     | 1     |     | <b>S12</b> |
|          | <b>S3</b> |      |      |     |       | 1   | <b>S15</b> |
| LOAD     | <b>S4</b> | X    | X    | X   | X     | X   | <b>S5</b>  |
|          | <b>S5</b> | X    | X    | X   | X     | X   | S6         |
|          | <b>S6</b> | X    | X    | X   | X     | X   | <b>S7</b>  |
|          | <b>S7</b> | X    | X    | X   | X     | X   | <b>S0</b>  |
| MOVE     | <b>S8</b> | X    | Х    | Х   | Х     | X   | <b>S0</b>  |
|          | •••       |      |      |     |       |     | •••        |
| JMP      | S15       |      |      |     |       |     | S0         |

#### 6.9 硬布线控制器设计 (2)

- 5 可变周期硬布线控制器设计步骤
- 列出所有机器指令的指令周期流程图,明确每个节拍的控制信号;
- 2. 绘制指令执行状态转换图
- 3. 根据状态转换图构建状态机 真值表,实现有限状态机组 合逻辑
- 4. 实现控制器组合逻辑电路



#### 6.9 硬布线控制器设计(2)

6

#### 传统时序与现代时序对比







# 谢谢!